Afficher la notice abrégée
dc.contributor.author |
lammari soumia |
|
dc.date.accessioned |
2021-11-04T08:08:40Z |
|
dc.date.available |
2021-11-04T08:08:40Z |
|
dc.date.issued |
2021 |
|
dc.identifier.uri |
https://dspace.univ-bba.dz:443/xmlui/handle/123456789/1079 |
|
dc.description.abstract |
Un comparateur CMOS avec une plage d’entrée rail-to-rail le plus utilisé dans les convertisseurs analogique-numériques (ADC) qui nécessitent la haute vitesse de propagation comme le convertisseur pipeline, flash, est présenté dans ce travail. Ce type de comparateur exploite toutes les tensions possible de rail VDD (1.2 V) jusqu’au rail Vss (0V).
Les simulations ont été faites en utilisant le logiciel LT-spice, et des Layouts ont été réalisés en utilisant le logiciel Microwind en technologie 100nm.
Dans le chapitre, les technologies MOS et CMOS ont été présenté, qui nous ont permis de bien comprendre comment les utiliser pour concevoir un tel dispositif.
Dans le chapitre 2, des généralités sur les amplificateurs opérationnels et leurs types ont été présentés
Dans le chapitre 3, des simulations et des Layouts du comparateurs rail-to-rail ont été réalisé, et qui nous ont permis à apprendre et à comprendre le fonctionnent de ce type du comparateur, et surtout les Layouts réalisé en utilisant le Microwind, c’est-à-dire les différents dessins de masques (Layouts) de chaque bloc du comparateur. Puisque à partir de ces dessins de masques, la fabrication des comparateurs peut être commencée. |
en_US |
dc.language.iso |
fr |
en_US |
dc.publisher |
Faculté des Sciences et Technologies |
en_US |
dc.relation.ispartofseries |
;EL/M/2021/36 |
|
dc.title |
CONCEPTION D’UN COMPARATEUR CMOS D’ENTREE RAIL TO RAIL A GRANDE VITESSE |
en_US |
dc.type |
Thesis |
en_US |
Fichier(s) constituant ce document
Ce document figure dans la(les) collection(s) suivante(s)
Afficher la notice abrégée