Dépôt Institutionnel de l'Université BBA

Implémentation des filtres non linéaires 2D sur FPGA avec HDL Coder

Afficher la notice abrégée

dc.contributor.author SOUKHAL Fairouz.  NAIDJI Nabila.
dc.date.accessioned 2022-11-13T12:26:22Z
dc.date.available 2022-11-13T12:26:22Z
dc.date.issued 2022
dc.identifier.uri https://dspace.univ-bba.dz:443/xmlui/handle/123456789/2393
dc.description.abstract Le filtre médian 2D est un filtre particulièrement robuste face au bruit impulsionnel, dans ce mémoire, nous nous intéressons à son implémentation sur FPGA Spartan3e (xc3s500e). MATLAB / Simulink combiné avec Xilinx System Generator XSG et HDL coder représentent un outil puissant de conception, test et implémentation des designs sur les systèmes embarqués. Le modèle HDL du filtre médian à base de comparateurs a été modélisé et simulé en utilisant le puissant outil Xilinx System Generator (XSG). L’implémentation du modèle sur FPGA a été réalisée par une compilation pour une CoSimulation matérielle et par le code VHDL du design généré par HDL Coder. en_US
dc.language.iso fr en_US
dc.publisher faculté des sciences et de la technologie univ bba en_US
dc.relation.ispartofseries ;EL/M/2022/13
dc.subject Mots-clés : Filtre médian, Xilinx System Generator (XSG), FPGA, codeur HDL, Hardware Co-simulation. en_US
dc.title Implémentation des filtres non linéaires 2D sur FPGA avec HDL Coder en_US
dc.type Thesis en_US


Fichier(s) constituant ce document

Ce document figure dans la(les) collection(s) suivante(s)

Afficher la notice abrégée

Chercher dans le dépôt


Recherche avancée

Parcourir

Mon compte