Afficher la notice abrégée
dc.contributor.author |
➢ SOMRANI NADER ➢ ZAIDI HICHAM |
|
dc.date.accessioned |
2022-11-15T08:35:51Z |
|
dc.date.available |
2022-11-15T08:35:51Z |
|
dc.date.issued |
2022 |
|
dc.identifier.uri |
https://dspace.univ-bba.dz:443/xmlui/handle/123456789/2448 |
|
dc.description.abstract |
On présente une implémentation à base de description VHDl d’un algorithme de
dissimulation de donnée réversible. Destiné à un support image en niveaux de gris,
l’algorithme choisi est à base de tri de valeur de pixel et d’expansion de l’erreur de prédiction
(PVO-PEE). La nature du traitement réalisée sur des valeurs de pixels favorise une
implémentation matérielle sur support configurable FPGA.
Nous avons implémenté les fonctions clés de cet algorithme sous forme d’une bibliothèque de
blocs de construction permettant le codage (intégration) et le décodage (récupération) de
donnée dissimulées. Les simulation réalisées dans l’outil ALDEC Active HDL prouvent le
bon fonctionnement |
en_US |
dc.language.iso |
fr |
en_US |
dc.publisher |
faculté des sciences et de la technologie univ bba |
en_US |
dc.relation.ispartofseries |
;EL/M/2022/52 |
|
dc.title |
Conception matérielle de blocs de construction destinés à des algorithmes de tatouage d’image |
en_US |
dc.type |
Thesis |
en_US |
Fichier(s) constituant ce document
Ce document figure dans la(les) collection(s) suivante(s)
Afficher la notice abrégée