Implementation of basic image processing algorithms using Xilinx System Generator

dc.contributor.authorZIOUAR Hamza SAIDI Adel
dc.date.accessioned2022-11-16T07:51:41Z
dc.date.available2022-11-16T07:51:41Z
dc.date.issued2022-06-26
dc.description.abstractLe présent mémoire porte sur l'implémentation d'algorithmes de base du traitement d'images sur FPGA à l'aide du puissant outil Xilinx System Generator (XSG). Nous avons modélisé et simulé le modèle HDL de divers algorithmes de traitement d’images tels que conversion d'images couleur en niveaux de gris, amélioration d’images, seuillage, etc à l'aide de XSG. Le modèle a été implémenté sur FPGA par une compilation pour une Co-Simulation matérielleen_US
dc.identifier.urihttp://10.10.1.6:4000/handle/123456789/2505
dc.language.isofren_US
dc.publisherfaculté des sciences et de la technologie univ bbaen_US
dc.relation.ispartofseries;EL/L/2022/14
dc.subjectMots-clés : algorithmes de traitement d’images, FPGA, XSG, Hardware Co-simulation..en_US
dc.titleImplementation of basic image processing algorithms using Xilinx System Generatoren_US
dc.typeThesisen_US

Files

Original bundle

Now showing 1 - 1 of 1
Thumbnail Image
Name:
مذكرة زيوار حمزة.pdf
Size:
2.1 MB
Format:
Adobe Portable Document Format
Description:

License bundle

Now showing 1 - 1 of 1
No Thumbnail Available
Name:
license.txt
Size:
1.71 KB
Format:
Item-specific license agreed to upon submission
Description: