Implémentation des filtres non linéaires 2D sur FPGA avec HDL Coder

dc.contributor.authorSOUKHAL Fairouz.  NAIDJI Nabila.
dc.date.accessioned2022-11-13T12:26:22Z
dc.date.available2022-11-13T12:26:22Z
dc.date.issued2022
dc.description.abstractLe filtre médian 2D est un filtre particulièrement robuste face au bruit impulsionnel, dans ce mémoire, nous nous intéressons à son implémentation sur FPGA Spartan3e (xc3s500e). MATLAB / Simulink combiné avec Xilinx System Generator XSG et HDL coder représentent un outil puissant de conception, test et implémentation des designs sur les systèmes embarqués. Le modèle HDL du filtre médian à base de comparateurs a été modélisé et simulé en utilisant le puissant outil Xilinx System Generator (XSG). L’implémentation du modèle sur FPGA a été réalisée par une compilation pour une CoSimulation matérielle et par le code VHDL du design généré par HDL Coder.en_US
dc.identifier.urihttp://10.10.1.6:4000/handle/123456789/2393
dc.language.isofren_US
dc.publisherfaculté des sciences et de la technologie univ bbaen_US
dc.relation.ispartofseries;EL/M/2022/13
dc.subjectMots-clés : Filtre médian, Xilinx System Generator (XSG), FPGA, codeur HDL, Hardware Co-simulation.en_US
dc.titleImplémentation des filtres non linéaires 2D sur FPGA avec HDL Coderen_US
dc.typeThesisen_US

Files

Original bundle

Now showing 1 - 1 of 1
Thumbnail Image
Name:
Implémentation des filtres non linéaires 2D sur FPGA avec HDL Coder.pdf
Size:
7.56 MB
Format:
Adobe Portable Document Format
Description:

License bundle

Now showing 1 - 1 of 1
No Thumbnail Available
Name:
license.txt
Size:
1.71 KB
Format:
Item-specific license agreed to upon submission
Description: