Conception d'un amplificateur à faible bruit à faible tension d'alimentation CMOS 65n

dc.contributor.authorOussama BECHANE Aymen BENANIBA
dc.date.accessioned2022-11-14T08:24:01Z
dc.date.available2022-11-14T08:24:01Z
dc.date.issued2022-09-15
dc.description.abstractL’objectif de ce mémoire est de simuler une architecture d'amplificateur CMOS 65nm à base tension et à faible bruit qui existe dans une chaine de réception analogique radio fréquence et opérant dans une large bande soit de 1 MHz à 2 GHz, par la méthode d’adaptation d'entrée avec inductance parallèle dans la grille du transistor d'entrée, ce circuit ainsi conçu affiche des bonnes valeurs de gain 14,7 dB, dans toute la plage de fréquences de fonctionnement, ce qui justifie l’excellente linéarité de cette topologie, aussi nous avons obtenu un très faible facteur de bruit, soit de l’ordre 0,7 dB, tout ceci avec une puissance dissipée acceptable ne dépassant pas 5.6 mW.en_US
dc.identifier.urihttp://10.10.1.6:4000/handle/123456789/2410
dc.language.isofren_US
dc.publisherfaculté des sciences et de la technologie univ bbaen_US
dc.relation.ispartofseries;EL/M/2022/25
dc.subjectMots clés : Conception, architecture, amplificateur , faible bruit, faible tension, fréquence radio, facteur de bruit, technologie CMOS, fréquence intermédiaire, point de compression, point d’interception, linéarité, isolation.en_US
dc.titleConception d'un amplificateur à faible bruit à faible tension d'alimentation CMOS 65nen_US
dc.typeThesisen_US

Files

Original bundle

Now showing 1 - 1 of 1
Thumbnail Image
Name:
Mémoire BECHANE + BOUNABA.pdf
Size:
1.98 MB
Format:
Adobe Portable Document Format
Description:

License bundle

Now showing 1 - 1 of 1
No Thumbnail Available
Name:
license.txt
Size:
1.71 KB
Format:
Item-specific license agreed to upon submission
Description: