Conception VHDL d’un filtre FIR reconfigurable rapide en forme transposée

dc.contributor.authorHellal Ramzi
dc.contributor.authorLamri Mohamed Naoufel
dc.date.accessioned2025-07-27T09:32:11Z
dc.date.issued2025-06
dc.description.abstractCe mémoire présente la conception et l’implémentation d’un filtre FIR transposé reconfigurable sur FPGA Spartan-3E. Après une étude théorique sur le filtrage numérique du signal et ses méthodes de conception (fenêtrage, Equiripple, optimisation fréquentielle), l’accent est mis sur les avantages de la reconfigurabilité et la gestion des effets de quantification. Le filtre est implémenté en VHDL dans Xilinx ISE, avec une architecture optimisée utilisant des multiplicateurs à coefficients constants (KCM) et une structure transposée. Les simulations et la synthèse matérielle montrent que le filtre répond efficacement aux spécifications de performance et de flexibilité, ouvrant la voie à des applications embarquées en temps réel.
dc.identifier.urihttps://dspace.univ-bba.dz/handle/123456789/393
dc.language.isofr
dc.publisherFaculté des sciences et de la technologie
dc.relation.ispartofseriesDépartement d'Electronique; EL/M/2025/28
dc.titleConception VHDL d’un filtre FIR reconfigurable rapide en forme transposée
dc.typeThesis

Files

Original bundle

Now showing 1 - 1 of 1
Thumbnail Image
Name:
MMFinale.pdf
Size:
6.53 MB
Format:
Adobe Portable Document Format

License bundle

Now showing 1 - 1 of 1
No Thumbnail Available
Name:
license.txt
Size:
1.71 KB
Format:
Item-specific license agreed to upon submission
Description: